



## Taller 1: primer layout

Conceptos básicos de diseño de circuitos integrados

# En este taller:

#### Introducción:

- Modelamiento de dispositivos: MOSFET
- Fabricación de chips

#### Layout & Simulación:

- Herramientas: L-Edit y LTspice
- Layout de un transistor MOS
- Caracterización y parásitos

#### Extra:

- Inversor CMOS
- Otras herramientas

#### Necesitarás:

- LTspice
- La carpeta de insumos con L-Edit y archivos asociados







## Teoría de Semiconductores



Los materiales semiconductores pueden 'doparse' para generar exceso o falta de electrones libres.

En la unión de dopajes distintos ocurren fenómenos electromagnéticos que pueden usarse para condicionar la conducción del material.

Field Effect **Transistor** 



#### N-P-N: bipolar transistor

Diode









## Metal-Oxide-Semiconductor Field Effect Transistor

Formado al posicionar un terminal conductor (Puerta) separado del sustrato por una capa de aislante (óxido).



Al aplicar una tensión en la Puerta, se consigue alterar la densidad de portadores de carga en la superficie del sustrato, generando un canal conductor.











El sustrato del MOSFET es también un terminal, conocido como Cuerpo (Bulk o Body). El voltaje  $V_{\rm BS}$  tiene efecto en el voltaje de threshold del transistor.







#### Modelamiento

En un CI se puede diseñar tanto la geometría de los dispositivos, como la forma de conectarlos. La abstracción es fundamental para modelar los elementos relevantes a nivel de dispositivo o sistema.

- El MOSFET se puede interpretar simplemente como un interruptor accionado por voltaje.
- Agregar una resistencia de conducción R<sub>ON</sub> es útil para caracterizarlo en estado estacionario.
- Las distintas capacitancias parásitas son relevantes para analizar el comportamiento dinámico (transiente).



## Proceso de fabricación y PDK

#### Principalmente: fotolitografía



#### **Process Design Kit:**

Conjunto de especificaciones de lo que es capaz de producir un fabricante:

- capas de materiales disponibles
- propiedades físicas y eléctricas
- conjunto de reglas que garantizan fabricabilidad (Design Rule Check o DRC)







Sky130 Process stack





## Layout

Como el orden vertical de las capas es conocido, basta con representar el diseño visto desde arriba.

Los polígonos dibujados en las distintas capas entregan información de la geometría y distribución física de los dispositivos diseñados.









## Conducción de un transistor NMOS

Crear el siguiente circuito en LTspice. Insertar un dispositivo NMOS4 y configurarlo (click derecho) con Model=N\_2u, L=2u y W=5u. Ejecutar simulación DC y graficar corriente por el Drain.



Notar que el voltaje  $V_{SD}$  es constante y la corriente varía con  $V_{GS}$ . Entonces la resistencia de conducción  $R_{ON}$  depende del punto de operación (puede calcularse con ley de Ohm).









Notar que la **difusión n+** o la **difusión p+** se consiguen dibujando zonas *Active* dentro de zonas *N Select* o *P Select*, respectivamente.



Ejecute L-Edit y asegúrese de utilizar el archivo de setup 2um\_CMOS.tdb del proceso MOSIS 2µm (SCMOS). Selecciónelo desde File>Replace Setup>Browse

Siga las especificaciones de la imagen, para dibujar el layout de un transistor nMOS mínimo.

¿Dónde están los terminales del transistor?











## Extracción de Netlist

Nombrar los nodos con *Ports*. Notar que el puerto se creará en la capa seleccionada.

#### Usar herramienta *Extract*:

- Seleccionar definition file disponible en los insumos: 'parameter extraction file.ext'
- Escoger <netlist name>.sp
- En Output, habilitar 'Write nodal parasitic capacitance'
- Incluir la SPICE statement: .include 2um CMOS.modlib
- Seleccionar 'Write nodes as: Names'



## Simulación post Layout

Al tener un layout del diseño, se pueden estimar elementos parásitos (condensadores, resistencias, diodos...) que estarían presentes en el circuito fabricado.

Considerar parasitancias permite simular con mayor certeza el comportamiento del sistema.

En particular, las resistencias parásitas generan caídas de voltaje y los condensadores afectan el comportamiento dinámico (retardos).





## Comparación de layouts: transistor folding



Abrir nmos\_W20.tdb y nmos\_W20\_2fingers.tdb en L-Edit



¿Qué tamaño tienen los transistores?

¿En qué se diferencian?

Extraer sus netlists.





## Comparación de layouts: comportamiento dinámico

El archivo nmos comp.cir es una netlist con 3 circuitos iguales, con NMOS de W=20

- sin capacitancias parásitas
- con capacitancias parásitas y sin folding
- con capacitancias parásitas y con folding

Notar que LTspice puede simular archivos .cir, sin necesidad de dibujar un esquemático.









## ¿Qué sigue?

• Circuitos más complejos

 Otros procesos dentro del flujo de diseño

 Profundizar teoría, más consideraciones físicas Observar los layouts de inversores CMOS proporcionados. Crear netlist para simular en LTspice, con y sin parásitos. Analizar el efecto transiente de usar PMOS más grandes.

A continuación se presenta un circuito para una compuerta NAND CMOS de 2 entradas. Simularla y dibujar un layout con transistores de ancho W=10.



Modelar resistencias de conducción en función de  $R_{\rm ONp}$  y  $R_{\rm ONn}$ 

¿Cuál sería el circuito para una compuerta NOR? AND?

En general (para mantener retardos rise y fall) se pretende que las resistencias de conducción equivalentes sean iguales. Esto implica ajustar los tamaños de los transistores.





## Layout v/s Schematic (LVS)

Herramientas del flujo open-source: <a href="https://github.com/The-OpenROAD-Project/OpenLane">https://github.com/The-OpenROAD-Project/OpenLane</a>

- Magic: editor de layout (equivale a L-Edit)
- Xschem + ngspice: editor de esquemáticos y simulador (equivale a LTspice)
- Netgen: verificador LVS
- muchas más...

En el set de herramientas opens-source que utilizamos existen herramientas que cumplen las mismas funciones que hemos visto (layout y simulación). Pero también incluye otras herramientas, para realizar otros pasos del flujo de diseño, como es hacer LVS. Se trata de un proceso que permite verificar que el layout realizado corresponde efectivamente al circuito deseado. Es una verificación fundamental para el diseño de CI.











@chip\_usm